阿爾特拉首次亮相14 nm設(shè)計軟件
阿爾特拉已經(jīng)發(fā)布了早期訪問Stratix 10 fpga和soc設(shè)計軟件,該行業(yè)的第一個針對14-nm fpga設(shè)計軟件。
客戶可以開始他們的Stratix 10 FPGA設(shè)計并親身體驗2 x核心性能可以達到的結(jié)果Stratix 10 HyperFlex架構(gòu)和英特爾14 nm三柵極的過程。
通過這個設(shè)計軟件,阿爾特拉介紹了對設(shè)計流程包括創(chuàng)新快進編譯功能,允許用戶執(zhí)行快速設(shè)計性能探索和實現(xiàn)突破性的性能水平。
突破性的飛躍的核心性能Stratix 10 FPGA實現(xiàn),用戶現(xiàn)在可以解鎖的性能設(shè)計利用HyperFlex架構(gòu)達到突破的創(chuàng)新能力水平的性能不可能在上一代FPGA架構(gòu),聲稱該公司。
發(fā)達,使2倍的性能在一個客戶的設(shè)計、快進編譯形成性能瓶頸,并提供詳細的、循序漸進的性能改進建議用戶可以迅速實施。
用戶也接收Fmax(最大工作頻率)的估計他們的設(shè)計,可以通過快進編譯提供應(yīng)用建議。
使用此設(shè)計流程,快進編譯給了顧客一個機會最大化總體設(shè)計性能通過Stratix 10 fpga,實現(xiàn)快速的關(guān)閉時間。
“Stratix 10設(shè)計工具我們今天提供客戶提供最快的路徑市場行業(yè)的最高性能,下一代fpga和soc,”喬登Inkeles說,高級營銷經(jīng)理、高端fpga,阿爾特拉。“快進編譯Stratix 10 HyperFlex架構(gòu)允許客戶加倍的性能同時剃須了數(shù)周,數(shù)月的工程開發(fā)時間。”
以前,為了達到高性能的目標,用戶往往需要進行多個,耗時的迭代設(shè)計,包括在各種設(shè)計優(yōu)化和重新運行完整的FPGA編譯來確定設(shè)計變更的有效性。與快進編譯,用戶接收的詳細指導(dǎo)設(shè)計優(yōu)化和估計設(shè)計Fmax利用HyperFlex架構(gòu)。
這些見解,顧客就能更好地做出決策,最有效地投資開發(fā)時間增加設(shè)計的性能和吞吐量,注意性能探索。因此,Stratix 10 FPGA客戶執(zhí)行減少設(shè)計迭代周期來實現(xiàn)他們的業(yè)績目標和簡化的路徑實現(xiàn)2 x核心性能收益。
滾珠開關(guān)http://www.orunapp.cn |